Lang

News

Hot key words

Contact us

nameSuzhou Cycas microelectronics co.,ltd

Contact person:Mrs guan 18951133367

Tel:0512-58987901

Fax:0512-58987201

E-mail:sales@cycas.com

address:张家港经济开发区福兴路2号B06厂房1楼

1st floor, B06 building,No.2,Fuxing Road,Zhangjiagang Economic Development Zone, Jiangsu Province 215600 PRC

Urlwww.cycas.com

website:en.cycas.com



在半导体制造业中,各种不同的工艺的分类

Your current position: Home >> News >> Industry news

在半导体制造业中,各种不同的工艺的分类

Release date:2019-09-18 Author: Click:

在半导体制造业中,各种不同的工艺通常分为四大类:沉积、移除、图案结构、改变电气性能。


沉积是一种在晶片上生长、覆盖或转移材料的工艺。可用的技术包括物理气相沉积、化学气相沉积、电化学沉积、分子束外延以及最新的原子层沉积。

移除是一种去除晶片上材料的工艺,其中包括刻蚀工艺(干法或湿法)以及抛光。

图案结构是塑造或改变堆积的材料,通常被称为光刻。例如,传统的光刻技术,晶片涂上一层光刻胶,利用设备进行聚焦、对中、移动掩板,在短波光下完成光刻;用显影剂冲走暴露区域的光刻胶。在刻蚀或其他工艺后,利用等离子刻蚀机。

改变电气性能历来是用掺杂晶体管源(最初由扩散炉,后来通过离子注入)。这些掺杂工艺通过扩散炉退火,或用先进的设备进行快速退火实现;退火是为了激活植入的掺杂物。改变电气性能现在也延伸到通过低绝缘体暴露在紫外线工艺降低材料的介电常数。

现代芯片有多达11种金属生产水平,超过300道工艺处理步骤。


前道工艺过程

前道工艺是指在硅上形成晶体管。原始的晶片是由高纯度生长而来,实际上通过外延硅层几乎没有缺陷。在最先进的逻辑器件,硅外延步骤之前,执行技巧提高晶体管的性能。其中一个方法是引入一个硅变体,如硅锗沉积。一旦外延硅沉积,晶格拉伸,从而提高电子迁移率。另一种方法称为绝缘硅技术,是在原始硅片与硅外延薄层之间插入绝缘层,该方法导致减少寄生效应晶体管的创建。

Gate oxide and implants


栅氧化和注入

前端表面工程后续的工艺是增长闸极介电层(传统的二氧化硅),门的模式,源和消耗区域的模式,以及随后的植入或掺杂物扩散获得所需的互补的电气性能。在动态随机存取记忆体(DRAM)器件中,存储电容也被组装,通常堆放存取记忆体上面(现已倒闭的DRAM制造商奇梦达)实现了将这些电容器嵌入到硅表面刻蚀槽)。



后道工艺过程

金属化:一旦各种半导体器件被生产,它们必相互连接形成所需的电路。这一系列的工艺步骤被统称为后道工艺(不要与封装和测试阶段混淆)。后道工艺过程包含创建被介电层隔离的金属线。绝缘材料通常用二氧化硅或硅玻璃,尽管芯片制造商提供的材料介电常数低于2.2,但是近来低介电材料被使用(例如硅碳氧化物),典型的介电常数为2.7(二氧化硅是3.9)。


互连

一个标准电池通过四层平面型铜导线互连,下至多晶硅(粉红色),井(灰色)和基质(绿色)。

以前,金属线都是铝制的。首先沉积一层铝层,经过光刻、刻蚀,留下铝线,然后绝缘材料覆盖裸露的铝线。不同的金属层利用绝缘材料上的蚀孔(称为“贯穿孔”)相互连接,通过化学气相沉积技术将钨沉积到贯穿孔中;这种方法还应用于很多内存芯片制造中,例如动态随机存取存储器(DRAM),因为其互连的数量级别很小(目前不超过四)。

近年来,随着逻辑器件增加大量的晶体管,互连数量级别也大大增加,以至于如今使用微处理器互连,线路的时间延迟变得如此重要,以至于需要改变布线材料(从铝到铜),以及介质层材料的改变(从二氧化硅到新的低绝缘体)。这种性能的提高,同时也通过金属镶嵌工艺降低了成本,减少了工艺步骤。随着互连数量级别的增加,需要整平前层以确保后续前平面光刻。缺少这个步骤,水平面会越来越弯曲,影响光刻外延,从而干扰光刻的能力。尽管当互连数量级别不超过三时,依然适用干法刻蚀处理,但抛光是实现平整的主要处理方法。


晶圆测试

晶片的高度序列化性质工艺处理增加了不同工艺步骤间的计量需求。晶圆测试计量设备用于验证晶片在测试之前的工艺过程中没有损坏;如果在一个晶片有太多的晶粒不合格,整个晶片将报废,降低后续工艺成本。


器件测试

一旦前道工艺完成,半导体器件会经过各种各样的电气测试,以确定她们是否能够正常工作。产品的合格率直接影响到制造商的收益,制造商对他们的收益率通常是保密的,但它可以低至30%。

半导体生产线利用电子测试仪,通过压在晶粒上的探针,对芯片进行测试,测试仪器对不合格的芯片打点做标记。目前, 根据预定的测试范围,通过电子染料标记功能,将中央计算机储存的数据筛选出来(即分为虚拟垃圾箱)。最终根据筛选的数据绘制成一张晶粒分布图,用来跟踪和标记不合格的芯片。这张晶粒分布图还可以使用在晶片组装和封装上。封装后的芯片同样需要测试,防止导线断路或模拟性能改变,这被称为“最终测试”。

通常,工厂测试的成本费用每秒几分钱。测试时间从几毫秒到几秒,通过优化测试软件来减少测试时间。因为许多测试人员有足够的资源来执行大部分或所有的同步测试,多个芯片(多站点)测试也是可行的。

芯片的设计常常有“测试性特征”如扫描链或“自检“功能快速测试,以降低测试成本。在某些使用专门的模拟工厂工艺的设计中,测试期间通过激光微调,以实现预期的、紧密分布的阻值。

良好的设计会测试和用统计学的方式测试极限性能(在高温状态下以及极端的工艺条件测试硅的极限性能)。大多数设计至少应对64种极限状态。


晶粒准备

测试后,通常需要经过减薄后再将晶片拆分、划分晶粒,这一过程称为晶片切割。只有好的,无划痕的芯片才进行封装。


封装

塑料或陶瓷封装包括晶粒装配、焊接晶粒与封装外壳上的引脚以及晶粒密封。细小的导线用来连接引脚和晶粒。以前是通过手工焊接导线,如今使用专用的机器代替。传统上,这些导线由黄金构成,通向使用镀锡的铜“引线框”;而铅是有毒的,因此无铅“引线框”现已被RoHS强制使用。

另一种封装技术--芯片级封装。如同大多数封装,塑料双列直插式封装体积比实际的晶片大很多倍,而芯片级封装芯片尺寸与晶粒大小几乎一致;在划片前,芯片级封装外壳就可以设计出来。

封装后芯片需要测试以确保在封装过程中未被破坏、晶粒与引脚间的连接正确。然后在封装外壳上用激光标记芯片的型号。


url:http://en.cycas.com/news/361.html

Related labels:等离子刻蚀机

Recently browse: